TMS320C54x DSP cpu与外设(一)

来源:本站
导读:目前正在解读《TMS320C54x DSP cpu与外设(一)》的相关信息,《TMS320C54x DSP cpu与外设(一)》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《TMS320C54x DSP cpu与外设(一)》的详细说明。
简介:TMS320C54x DSP cpu与外设(一) 主要内容包括总线结构、CPU及外设的概述。

第一章 综 述

1总线结构

C54x包括8条16比特宽度的总线,其中:

l 一条程序总线(PB)

l 三条数据总线(CB、DB、EB)

l 四条地址总线(PAB、CAB、DAB、EAB)

2 CPU

C54x的CPU结构包括:

l 40比特的ALU,其输入来自16比特立即数、16比特来自数据存储器的数据、暂时存储器、T中的16比特数、数据存储器中两个16比特字、数据存储器中32比特字、累加器中40比特字。

l 2个40比特的累加器,分为三个部分,保护位(39-32比特)、高位字(31-16比特)、低位字(15-0比特)。

l 桶型移位器,可产生0到31比特的左移或0到16比特的右移。

l 17×17比特的乘法器

l 40比特的加法器

l 比较选择和存储单元CSSU

l 数据地址产生器DAGEN

l 程序地址产生器PAGEN

3 外设

C54x包括:

l 通用I/O引脚,XF和

l 定时器

l PLL时钟产生器

l HPI口,8比特或16比特

l 同步串口

l 带缓存串口,BSP

l 多路带缓存串口,McBSP

l 时分复用串口,TDM

l 可编程等待状态产生器

l 可编程bank-switching模块

l 外部总线接口

l IEEE1149.1标准JTAG口

提醒:《TMS320C54x DSP cpu与外设(一)》最后刷新时间 2024-03-14 00:54:45,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《TMS320C54x DSP cpu与外设(一)》该内容的真实性请自行鉴别。