Xilinx FPGA之波形发生器之IP核CORDIC功能仿真

来源:本站
导读:目前正在解读《Xilinx FPGA之波形发生器之IP核CORDIC功能仿真》的相关信息,《Xilinx FPGA之波形发生器之IP核CORDIC功能仿真》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《Xilinx FPGA之波形发生器之IP核CORDIC功能仿真》的详细说明。
简介:1 Xilinx库设置 2、功能仿真

1 Xilinx库设置

打开文件夹sp6ex30下的ISE工程。如图所示,切换到“Design à Simulation”界面。鼠标选中“vtf_sp6.v”文件。

Xilinx FPGA之波形发生器之IP核CORDIC功能仿真

此时,在“Processer:vtf_sp6”下,选择“SimulateBehavioral Model”,然后点击鼠标右键,弹出菜单中选择“ProcessProperties…”。

Xilinx FPGA之波形发生器之IP核CORDIC功能仿真

如图所示,确认设置好在安装Modelsim过程中编译好的ISELibrary路径。设定完成后点击“OK”回到ISE主界面。

Xilinx FPGA之波形发生器之IP核CORDIC功能仿真

2 功能仿真 如图所示,双击“Simulate Behavioral Model”开始仿真。

Xilinx FPGA之波形发生器之IP核CORDIC功能仿真

接着,Modelsim中我们可以查看输出的正弦波波形。当然,我们首先看到的并不是正弦波,需要做一些配置。 如图所示,在Wave窗口中,选中sin_out信号,单击右键菜单选择“Properties…”。

Xilinx FPGA之波形发生器之IP核CORDIC功能仿真

进入Properties后,选择“Format”选项卡,做如图所示的设置,完成后点击“OK”。

Xilinx FPGA之波形发生器之IP核CORDIC功能仿真

接着继续点击“Run -all”按钮,要跑上2s的波形时间(实际时间可能要跑个3-5分钟),我们就能看到一个正弦波出现了。

Xilinx FPGA之波形发生器之IP核CORDIC功能仿真

提醒:《Xilinx FPGA之波形发生器之IP核CORDIC功能仿真》最后刷新时间 2024-03-14 00:54:21,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《Xilinx FPGA之波形发生器之IP核CORDIC功能仿真》该内容的真实性请自行鉴别。