Xilinx FPGA之LCD驱动说明

来源:本站
导读:目前正在解读《Xilinx FPGA之LCD驱动说明》的相关信息,《Xilinx FPGA之LCD驱动说明》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《Xilinx FPGA之LCD驱动说明》的详细说明。
简介: LCD的接口时序波形如图所示。VSYNC是场同步信号,低电平有效,从时序图可以看出,VSYNC是每一场(即也可以理解为每送一幅完整图像)的同步信号;与此类似,HSYNC是行同步信号,也是在每一行数据传输的开始产生几个时钟周期的低脉冲。

1功能简介

LCD的接口时序波形如图所示。VSYNC是场同步信号,低电平有效,从时序图可以看出,VSYNC是每一场(即也可以理解为每送一幅完整图像)的同步信号;与此类似,HSYNC是行同步信号,也是在每一行数据传输的开始产生几个时钟周期的低脉冲。这两个信号用于同步当前的数据信号,根据固定的脉冲约定,我们在某些时钟上升沿前将图像数据送到数据总线上供LCD内部锁存。

Xilinx FPGA之LCD驱动说明

如表所示,这是LCD时序图中对应的时间参数。

Xilinx FPGA之LCD驱动说明

提醒:《Xilinx FPGA之LCD驱动说明》最后刷新时间 2024-03-14 00:54:23,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《Xilinx FPGA之LCD驱动说明》该内容的真实性请自行鉴别。