汽车音响导航系统中DDR高速信号的PCB设计 3

来源:本站
导读:目前正在解读《汽车音响导航系统中DDR高速信号的PCB设计 3》的相关信息,《汽车音响导航系统中DDR高速信号的PCB设计 3》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《汽车音响导航系统中DDR高速信号的PCB设计 3》的详细说明。
简介: 本文主要介绍在汽车音响导航系统中使用的高速DDR200,在兼顾高速电路的基本理论和专业化设计经验的指导下, 保证信号完整性的PCB设计方法。

3.4 高频信号的布线优先顺序

依照设计要求的严格程度从最重要的信号线开始布起,顺序为:

CLK→Data→Address/Command

3.5 CLK差分信号的布线方法

针对DDR200中使用的CLK差分信号,布线拓扑图如图5 .布线注意点如下:

①差分阻抗要实现100Ω。

② 差分对CLK与CLK# 要等长布线,但总长度不要过长。

即CLK( A - B - C 1 - D 1 ) = CLK( A - B -C1-D2)= CLK( A - B - C 2 - D 3 ) = CLK( A - B -C2-D4)3.6 DATA组的布线方法。

提醒:《汽车音响导航系统中DDR高速信号的PCB设计 3》最后刷新时间 2024-03-14 01:17:56,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《汽车音响导航系统中DDR高速信号的PCB设计 3》该内容的真实性请自行鉴别。