关于嵌入式闪存的一些错误观念

来源:本站
导读:目前正在解读《关于嵌入式闪存的一些错误观念》的相关信息,《关于嵌入式闪存的一些错误观念》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《关于嵌入式闪存的一些错误观念》的详细说明。
简介:本文主要讲了关于嵌入式闪存的一些错误观念,希望对你的学习有所帮助。

多年来,汽车行业的发展和创新一直推动着半导体行业的发展。根据IHS的数据可知,汽车半导体市场的年收入已经超过300亿美元,而随着ADAS的增加、燃油效率的提高以及便利性的提升,这一数字还将不断上升。目前,每辆豪华车内部半导体元件的总价值约为1000美元,而中档车内部半导体元件的总价值约为350美元,汽车MCU是其中的重要组成部分。大多数汽车MCU具有片上嵌入式闪存,其中包含复杂而详尽的指令代码。尽管基于多晶硅浮栅的嵌入式闪存广泛部署在汽车、工业和消费类应用领域的一系列产品中,并且是非易失性存储器技术的典范,但关于嵌入式闪存技术仍有一些错误的观念,这正是我想要努力澄清的。

嵌入式闪存解决方案可以节省时间和金钱

大多数时候都是一分价钱一分货。从表面上来看,与基于电荷陷阱的解决方案(如SONOS)相比,多晶硅浮栅嵌入式闪存解决方案似乎更为昂贵,这是因为与基于电荷陷阱的嵌入式非易失性存储器解决方案相比,多晶硅浮栅嵌入式闪存通常需要更多的屏蔽步骤。然而,芯片设计人员应该仔细考虑非易失性解决方案的总成本,包括潜在的产量损失、由于现场返货造成的损耗、长期数据保留、包括ECC和所需冗余电路在内的总芯片尺寸以及生产时间。此外,基于电荷陷阱的解决方案不适用于高温和高耐用性应用,因此如果非易失性存储器平台需要满足一系列低端和高端应用的需求,则更需要可满足所有应用需求的非易失性存储器解决方案,这些应用对电压、工作温度,数据保留和耐用性的要求有所不同。为一个技术节点应用多个非易失性平台比应用可靠的基于多晶硅浮栅的非易失性存储器解决方案要贵得多。

差异化的多晶硅浮栅嵌入式闪存

多年来,大多数IDM都在为需要嵌入式闪存的应用使用类似的1T多晶硅浮栅堆叠解决方案。在过去二十年间,创新型分离栅极SuperFlash?技术凭借其差异化且高效的多晶硅间擦除和源极注入编程存储单元,不断推动行业向前发展。

关于嵌入式闪存的一些错误观念

图1 第1代嵌入式SuperFlash(ESF1)

这里来插播一下闪存最最基本的位单元存储结构和工作原理,请看下面三图。

关于嵌入式闪存的一些错误观念

关于嵌入式闪存的一些错误观念

关于嵌入式闪存的一些错误观念

嵌入式闪存的低工作电压特性使其非常适用于IoT应用

IoT应用需要低电压读/写操作。即使编程/擦除操作需要高电压,该过程对用户来说也是透明的,这是因为闪存宏从用户接收内核/IO电压并使用内部电荷泵将其升高到编程和擦除操作所需的高电压。因此,可以立即将嵌入式闪存用于低功耗IoT应用。

嵌入式闪存支持EEPROM功能

传统的EEPROM架构支持字节写操作,因而常常被需要频繁更新数据的应用程序所用。通常,嵌入式闪存是按一定规则排列的一组存储单元,又称为扇区。扇区需要在写入新数据前完全擦除。幸运的是,我们可以使用SRAM缓冲器在整个嵌入式闪存区的一小部分上模拟EEPROM功能,既简单并且对用户透明。

这经常让人们误认为嵌入式闪存不能满足EEPROM耐用性要求。然而,EEPROM的耐擦写次数通常可达到100万次。过去,大多数MCU和智能卡应用所要求的耐擦写次数均低于10万次,但近来诸如SIM卡等应用的要求越发严格,耐擦写次数需达到50万次(典型值)。为了支持这一要求,我们通过第三代SuperFlash技术(ESF3)提供比前两代技术更好的耐擦写特性,并且大量的数据显示,第三代技术能够满足这些应用所要求的50万次耐擦写次数。

关于嵌入式闪存的一些错误观念

图2 第3代嵌入式SuperFlash(ESF3)

嵌入式闪存是可以扩展的

十年以前,纷纷流传嵌入式闪存无法突破90nm以下节点,理由是存储单元扩展面临诸多困难和挑战。可如今嵌入式闪存已发展到28nm级,因此证明上述看法是错误的。现在面临的挑战是将嵌入式闪存迈入FinFet工艺时代。不过,诸如Samsung和GLOBALFOUNDRIES等代工厂正专注于平面22 nm技术节点(甚至更小)的FDSOI技术,可能会使嵌入式闪存的使用寿命比28nm节点更长。

对于指令代码应用,不可以用OTP代替嵌入式闪存

一些集成电路需要使用片上指令代码进行一次性编程,该编程可以在使用现场进行,也可以在交付客户之前在晶圆级测试或封装完成后在最终测试时完成。虽然OTP解决方案似乎足以符合非易失性存储器的一次性编程要求,但实际操作时它存在一些严重的用户体验和可靠性问题。首先,大型存储块的OTP编程需要使用多个冗余位和相关的冗余管理电路,存在难以解决的效率低下难题。额外增加的复杂性也令芯片设计人员伤透脑筋。其次,嵌入式闪存工艺专门针对长期数据可靠性而进行了优化,与之相比,采用OTP解决方案的大型存储块提供的数据保留时间通常没有任何优势。原因是对大型OTP存储块进行编程有一些不确定性,产生的尾位会对精确读取造成影响。

嵌入式闪存是可扩展的,并且可用于众代工厂的先进技术节点

通常情况下,嵌入式闪存比领先技术节点晚两代,因为其主要由非易失性存储器解决方案需求推动,而诸如14nm Finfet等高级节点是由高端SoC、高性能计算和图形处理器推动,这些不需要片上嵌入式闪存。最近,嵌入式闪存在高级逻辑节点的可用性方面已经迈出了一大步。2012年,纯代工厂只能提供90nm级嵌入式闪存。但在过去四年间,在许多领先的代工厂(见图1)中以及在高端汽车和IoT解决方案的研发过程中,嵌入式闪存达到了28nm级。这种飞跃式的发展主要是由汽车应用推动的,汽车应用要求针对高级技术节点使用汽车MCU。

汽车、移动和IoT应用正在推动单片机和其他闪存器件发展,闪存市场已经增长到220亿美元左右。为了在这一细分市场上占据一席之地,许多代工厂已经启用了嵌入式闪存平台或者正在积极努力之中,包括GLOBALFOUNDRIES、HHGrace、LFoundry、SilTerra、TSMC、UMC、Vanguard XFAB以及XMC,将来还有更多成员加入。

关于嵌入式闪存的一些错误观念

图3 技术节点和相关代工厂

所有无晶圆厂的IDM和许多只有小规模晶圆厂的IDM都在与纯代工厂进行合作。不过,IDM都有自己的制造设备,可以根据产品集和可用技术,选择自己生产或外包给纯代工厂。许多一流IDM选择了在其自己的代工厂部署SST的嵌入式闪存技术,目的是为了能够定制一系列技术节点的差异化产品。

提醒:《关于嵌入式闪存的一些错误观念》最后刷新时间 2024-03-14 01:00:43,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《关于嵌入式闪存的一些错误观念》该内容的真实性请自行鉴别。