三星利用3-bit垂直NAND成功缩减编程时间

来源:本站
导读:目前正在解读《三星利用3-bit垂直NAND成功缩减编程时间》的相关信息,《三星利用3-bit垂直NAND成功缩减编程时间》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《三星利用3-bit垂直NAND成功缩减编程时间》的详细说明。
简介:韩国闪存代工巨头三星已经在本届闪存记忆体峰会上宣布,将把3-bit(即TLC)闪存引入其V-NAND产品线。


韩国闪存代工巨头三星已经在本届闪存记忆体峰会上宣布,将把3-bit(即TLC)闪存引入其V-NAND产品线。

该产品采用TLC NAND 32层设计,作为三层存储单元、TLC与当前企业级NAND产品中所使用的MLC或者称为每单元2 bit的二层单元设计完全不同。

TLC NAND在数据访问速度上无法与MLC相媲美、使用寿命也有所妥协,其全盘写入次数只能达到几百次。也就是说,它需要与复杂的控制器技术相匹配才能获得理想的使用寿命。

我们并没有参加三星的展示活动,但根据一篇相关报道,三星宣称与普通平面TLC芯片相比,其TLC V-NAND能够将编程时间降低达50%、运转功耗也将缩减约四成。

三星方面指出,TLC 32层V-NAND SSD产品将很快投放市场,其技术成果将一举突破10纳米制程工艺这一制造瓶颈。我们对于新推出的V-NAND将采用10纳米单元设计表示怀疑,也许30纳米级别还更为可信。

据推测,新产品将被命名为850 EVO。结合我们掌握的情况,“很快”面世意味着其上市时间将在今年年底之前,甚至很可能抢在十一月份之前。这款设备能够提供1TB甚至更高——也许是4TB——存储容量,而且适合处理长效存储内容,除非三星公司能够真正通过管理控制机制在每天写满全盘的条件下使其具备三到五年的使用寿命。

三星也在努力降低其SSD新品的写入延迟,前提是访问主机能够与该SSD的控制器配合起来实现写入优化目标。根据该公司的说法,要想让这套方案进入主流市场、他们还需要为其打造标准化接口

提醒:《三星利用3-bit垂直NAND成功缩减编程时间》最后刷新时间 2024-03-14 01:05:50,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《三星利用3-bit垂直NAND成功缩减编程时间》该内容的真实性请自行鉴别。