信号完整性(二):接收端容性负载的反射 信号的接收端可能是集成芯片的一个引脚,也可能是其他元器件。不论接收端是什么,实际的器件的输入端必然存在寄生电容,接受信号的芯片引脚和相邻引脚之间有一定的寄生电容,和引脚相连的芯片内部的布线也会存在寄生电容,另外引脚和信号返回路径之间也会存在寄生电容。好复杂,这么... 2023-06-13 PCB信号完整性接收端电容负载文章硬件设计PCB设计
信号完整性(三):PCB走线宽度变化产生的反射 有三个因素和这一影响有关:阻抗变化的大小、信号上升时间、窄线条上信号的时延。首先讨论阻抗变化的大小。很多电路的设计要求反射噪声小于电压摆幅的5%(这和信号上的噪声预算有关),根据反射系数公式:以计算出阻抗大致的变化率要求为:你可能知道,电路板上阻抗的典型指标为+/-10%... 2023-06-13 PCB信号完整性反射走线文章硬件设计PCB设计
信号完整性(四):信号振铃是怎么产生的 信号的反射可能会引起振铃现象,一个典型的信号振铃如图1所示。那么信号振铃是怎么产生的呢?前面讲过,如果信号传输过程中感受到阻抗的变化,就会发生信号的反射。这个信号可能是驱动端发出的信号,也可能是远端反射回来的反射信号。根据反射系数的公式,当信号感受到阻抗变小,就会... 2023-06-13 PCB信号完整性振铃产生文章硬件设计PCB设计
信号完整性(五):信号反射 那么有多少被反射回传输线的起点?衡量信号反射量的重要指标是反射系数,表示反射电压和原传输信号电压的比值。反射系数定义为:其中:Z1为变化前的阻抗,Z2为变化后的阻抗。假设PCB线条的特性阻抗为50欧姆,传输过程中遇到一个100欧姆的贴片电阻,暂时不考虑寄生电容电感的影响,把电阻... 2023-06-13 PCB信号完整性反射文章硬件设计PCB设计
信号完整性(六):多长的走线才是传输线 多长的走线才是传输线?这和信号的传播速度有关,在FR4板材上铜线条中信号速度为6in/ns。简单的说,只要信号在走线上的往返时间大于信号的上升时间,PCB上的走线就应当做传输线来处理。我们看信号在一段长走线上传播时会发生什么情况。假设有一段60英寸长的PCB走线,如图1所示,返回... 2023-06-13 PCB信号完整性走线传输线文章硬件设计PCB设计
信号完整性(七):特性阻抗 当信号在传输线上传播时,信号感受到的瞬态阻抗与单位长度电容和材料的介电常数有关,可表示为:如果PCB上线条的厚度和宽度不变,并且走线和返回平面间距离不变,那么信号感受到的瞬态阻抗就不变,传输线是均匀的。对于均匀传输线,恒定的瞬态阻抗说明了传输线的特性,称为特性阻抗。如... 2023-06-13 PCB信号完整性特性阻抗文章硬件设计PCB设计
STM32中断与事件的区别 这张图是一条外部中断线或外部事件线的示意图,图中信号线上划有一条斜线,旁边标志19字样的注释,表示这样的线路共有19套.图中的蓝色虚线箭头,标出了外部中断信号的传输路径。首先外部信号从编号1的芯片管脚进入,经过编号2的边沿检测电路,通过编号3的或门进入中断挂起请求... 2023-06-13 STM32中断事件信号请求机制文章单片机
PCB高速设计信号完整性5个经验 在高速PCB电路设计过程中,经常会遇到信号完整性问题,导致信号传输质量不佳甚至出错。那么如何区分高速信号和普通信号呢?很多人觉得信号频率高的就是高速信号,实则不然。我们知道任何信号都可以由正弦信号的N次谐波来表示,而信号的最高频率或者信号带宽才是衡量信号是否是高... 2023-06-13 PCB高速设计信号文章硬件设计PCB设计
基于DSP和DDS的三维感应测井高频信号源实现 产生信号的方法很多,可以采用函数发生器外接分立元件来实现,通过调节外接电容或电阻来设置输出信号频率。但输出信号受外部分立器件参数影响很大,且输出信号频率不能太高,同时无法实现频率步进调节。另外,采用FPGA可实现信号发生器的设计。但当输出高频信号时,需要高速D/A 来配... 2023-06-13 高频信号三维感文章单片机DSP