数字电路问答数电面试题

来源:本站
导读:目前正在解读《数字电路问答数电面试题》的相关信息,《数字电路问答数电面试题》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《数字电路问答数电面试题》的详细说明。
1、同步电路和异步电路的区别是什么?
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。
2、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?
将两个门电路的输出端并联以实现与逻辑的功能成为线与。
在硬件上,要用OC门来实现,同时在输出端口加一个上拉电阻。
由于不用OC门可能使灌电流过大,而烧坏逻辑门。
3、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA2003.11.06上海笔试试题)
Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
文章来源:电子开发网# h8 f* g, R& D( Y# S1 u9 t5 Yhttp://www.9ddd.net保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。
文章来源:电子开发网8 K* ?5 T6 Q) Y' @$ ahttp://www.9ddd.net建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
文章来源:电子开发网/ c4 t; t! _! z* K: _1 Khttp://www.9ddd.net4、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)
文章来源:电子开发网4 s" x6 C' y7 s% x8 v5 Nhttp://www.9ddd.net在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。文章来源:电子开发网+ f4 P1 |; s' m7 E, [0 Ahttp://www.9ddd.net
产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。
文章来源:电子开发网5 x9 C7 x" i* P+ k9 D; {, f7 ehttp://www.9ddd.net解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
文章来源:电子开发网0 J$ K& j) f2 @1 m! W6 zhttp://www.9ddd.net5、名词:SRAM、SSRAM、SDRAM
文章来源:电子开发网) ]) G: R+ i# K# _9 Qhttp://www.9ddd.netSRAM:静态RAM
文章来源:电子开发网2 Y* Z- v; O8 p7 a( h1 nhttp://www.9ddd.netDRAM:动态RAM
文章来源:电子开发网/ n. a1 o" l$ L: i0 }http://www.9ddd.netSSRAM:Synchronous Static Random Access Memory同步静态随机访问存储器。它的一种类型的SRAM。SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。文章来源:电子开发网" M% q: u9 }" }9 M2 {& Zhttp://www.9ddd.net
SDRAM:Synchronous DRAM同步动态随机存储器
文章来源:电子开发网# W7 z4 Z$ [) p& t1 vuchttp://www.9ddd.net6、FPGA和ASIC的概念,他们的区别。(未知) 文章来源:电子开发网( ~8 U1 o4 p1 D, X* {http://www.9ddd.net
答案:FPGA是可编程ASIC。文章来源:电子开发网& M5 t( ?/ A1 U* F' |1 h4 Dhttp://www.9ddd.net
ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与 门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点。文章来源:电子开发网8 {0 e# J6 W, e) jhttp://www.9ddd.net
7、什么叫做OTP片、掩膜片,两者的区别何在?
文章来源:电子开发网! ^# T) R( a/ e5 |$ V! Ghttp://www.9ddd.netOTP means one time program,一次性编程
文章来源:电子开发网" O# o0 O' h, |/ n2 x2 ghttp://www.9ddd.netMTP means multi time program,多次性编程文章来源:电子开发网0 R* O- F5 e8 M0 d5 n& p3 phttp://www.9ddd.net
OTP(One Time Program)是MCU的一种存储器类型文章来源:电子开发网2 f* v1 {6 ]1 s! Khttp://www.9ddd.net
MCU按其存储器类型可分为MASK(掩模)ROM、OTP(一次性可编程)ROM、FLASHROM等类型。
文章来源:电子开发网, `) ?+ ^% T/ c; c, J! Whttp://www.9ddd.netMASKROM的MCU价格便宜,但程序在出厂时已经固化,适合程序固定不变的应用场合;文章来源:电子开发网2 G- M& f) ~6 H1 W7 m- u6 R- P9 g9 qhttp://www.9ddd.net
FALSHROM的MCU程序可以反复擦写,灵活性很强,但价格较高,适合对价格不敏感的应用场合或做开发用途;
文章来源:电子开发网. b! f0 M+ M: i; W# L: _* V: q7 phttp://www.9ddd.netOTP ROM的MCU价格介于前两者之间,同时又拥有一次性可编程能力,适合既要求一定灵活性,又要求低成本的应用场合,尤其是功能不断翻新、需要迅速量产的电子产品。
文章来源:电子开发网( b0 F' x2 x4 J$ Khttp://www.9ddd.net8、单片机上电后没有运转,首先要检查什么?
文章来源:电子开发网$ w) D: f& 8 N4 # E. t4 Ihttp://www.9ddd.net首先应该确认电源电压是否正常。用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压,例如常用的5V。文章来源:电子开发网0 ]$ u; w, s# s" Qhttp://www.9ddd.net
接下来就是检查复位引脚电压是否正常。分别测量按下复位按钮和放开复位按钮的电压值,看是否正确。文章来源:电子开发网4 b* `, p* r# M6 o0 ?http://www.9ddd.net
然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形,注意应该使用示波器探头的“X10”档。另一个办法是测量复位状态下的IO口电平,按住复位键不放,然后测量IO口(没接外部上拉的P0口除外)的电压,看是否是高电平,如果不是高电平,则多半是因为晶振没有起振。
文章来源:电子开发网6 d" Z* z4 t0 I2 g! Hhttp://www.9ddd.net另外还要注意的地方是,如果使用片内ROM的话(大部分情况下如此,现在已经很少有用外部扩ROM的了),一定要将EA引脚拉高,否则会出现程序乱跑的情况。有时用仿真器可以,而烧入片子不行,往往是因为EA引脚没拉高的缘故(当然,晶振没起振也是原因只一)。经过上面几点的检查,一般即可排除故障了。如果系统不稳定的话,有时是因为电源滤波不好导致的。在单片机的电源引脚跟地引脚之间接上一个0.1uF的电容会有所改善。如果电源没有滤波电容的话,则需要再接一个更大滤波电容,例如220uF的。遇到系统不稳定时,就可以并上电容试试(越靠近芯片越好)。
文章来源:电子开发网2 u1 Ie7 F8 wJhttp://www.9ddd.net文章来源:电子开发网/ Q6 z/ k1 _, A# Z% ?http://www.9ddd.net
1、基尔霍夫定理的内容是什么?(仕兰微电子) 文章来源:电子开发网* _- I- u! `# p$ f+ h, chttp://www.9ddd.net
2、平板电容公式(C=εS/4πkd)。(未知) 文章来源:电子开发网' ^" T$ o# G+ I1 rhttp://www.9ddd.net
3、最基本的如三极管曲线特性。(未知) 文章来源:电子开发网8 c3 e( i3 e* a; w& {6 Ahttp://www.9ddd.net
4、描述反馈电路的概念,列举他们的应用。(仕兰微电子) 文章来源:电子开发网& q: V. j$ D$ I+ {' o/ r6 Phttp://www.9ddd.net
5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反 馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非 线性失真,有效地扩展放大器的通频带,自动调节作用)(未知) 文章来源:电子开发网6 Y1 R0 p9 c/ ]4 x3 rhttp://www.9ddd.net
6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子) 文章来源:电子开发网0 k! ]" O: ~6 I6 R4 v- i) ~: Whttp://www.9ddd.net
7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知) 文章来源:电子开发网5 `9 P/ Z; C) p% e' ^: a0 http://www.9ddd.net
8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸) 文章来源:电子开发网! M2 M0 B% ~+ ~e9 p4 Vk) Y8 ghttp://www.9ddd.net
9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺 点,特别是广泛采用差分结构的原因。(未知)
文章来源:电子开发网2 E5 Z- Z. E% }/ nhttp://www.9ddd.net10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知) 文章来源:电子开发网4 q4 I! P# a( U' b) vhttp://www.9ddd.net
11、画差放的两个输入管。(凹凸) 文章来源:电子开发网f5 E2 [" V, k. a/ o9 z/ phttp://www.9ddd.net
12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的 运放电路。(仕兰微电子) 文章来源:电子开发网# S! T$ ]1 j4 x- ]$ xhttp://www.9ddd.net
13、用运算放大器组成一个10倍的放大器。(未知) 文章来源:电子开发网! Z/ R/ _6 F4 H# |http://www.9ddd.net
14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点 的rise/fall时间。(Infineon笔试试题)
文章来源:电子开发网2 e5 H0 T. E; R1 J& `8 ?5 n. v' nhttp://www.9ddd.net15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电 压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤 波器。当RC<<T时,给出输入电压波形图,绘制两种电路的输出波形图。(未知) 文章来源:电子开发网, {. F7 M7 t* {http://www.9ddd.net
16、有源滤波器和无源滤波器的原理及区别?(新太硬件) 文章来源:电子开发网- l2 Z: i! ~; }1 K- vhttp://www.9ddd.net
17、有一时域信号S="V0sin"(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、 带通、高通滤波器后的信号表示方式。(未知) 文章来源:电子开发网" ?; h) ?4 S+ Z- v! ihttp://www.9ddd.net
18、选择电阻时要考虑什么?(东信笔试题) 文章来源:电子开发网+ x/ k9 d/ [: n; I/ ) S& v1 jhttp://www.9ddd.net
19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管 还是N管,为什么?(仕兰微电子) 文章来源:电子开发网( e9 3 `& B2 H6 _5 N# fhttp://www.9ddd.net
20、给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题) 文章来源:电子开发网1 @. F: ]+ e& Y- rhttp://www.9ddd.net
21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述 其优缺点。(仕兰微电子) 文章来源:电子开发网- q# a8 O! i+ c7 k, L1 Khttp://www.9ddd.net
22、画电流偏置的产生电路,并解释。(凹凸)
文章来源:电子开发网O$ ?0 E) r1 v$ uhttp://www.9ddd.net23、史密斯特电路,求回差电压。(华为面试题) 文章来源:电子开发网2 U0 D. c9 H2 s! m; ^8 Xhttp://www.9ddd.net
24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....)(华为面试题) 文章来源:电子开发网9 J' R# mZ3 c( N; O( |( c: Mhttp://www.9ddd.net
25、LC正弦波振荡器有1、基尔霍夫定理的内容是什么?(仕兰微电子) 文章来源:电子开发网3 a0 T: Z! # r# Bhttp://www.9ddd.net
2、平板电容公式(C=εS/4πkd)。(未知)
文章来源:电子开发网1 Y5 c2 P$ o' W6 ?http://www.9ddd.net3、最基本的如三极管曲线特性。(未知) 文章来源:电子开发网" Q- a7 W, j7 u3 p5 Z2 `3 }http://www.9ddd.net
4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)
文章来源:电子开发网9 P# R! V1 K# p" Y1 K3 ]. Yhttp://www.9ddd.net5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反 馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非 线性失真,有效地扩展放大器的通频带,自动调节作用)(未知) 文章来源:电子开发网2 B& N, E% H4 C7 {- zhttp://www.9ddd.net
6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)
文章来源:电子开发网8 n# P. H# l7 Dhttp://www.9ddd.net7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知) 文章来源:电子开发网2 w. |# P; xT8 F) N$ e# nhttp://www.9ddd.net
8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)
文章来源:电子开发网. ^, U% [; B7 B. t! R$ G/ U% d1 s4 ?http://www.9ddd.net9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺 点,特别是广泛采用差分结构的原因。(未知) 文章来源:电子开发网& GN! U5 z, @$ a+ K: i0 @1 ^http://www.9ddd.net
10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)
文章来源:电子开发网% pd* s$ s! ~* Y2 ]7 V' k/ A: Nhttp://www.9ddd.net11、画差放的两个输入管。(凹凸) 文章来源:电子开发网, |$ U0 i: + u/ E- jhttp://www.9ddd.net
12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的 运放电路。(仕兰微电子) 文章来源:电子开发网$ U0 G! jS8 D/ K: ahttp://www.9ddd.net
13、用运算放大器组成一个10倍的放大器。(未知) 文章来源:电子开发网' L2 a! Y$ o6 Z$ b& ]7 T2 Q4 r9 Qhttp://www.9ddd.net
14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点 的rise/fall时间。(Infineon笔试试题)
文章来源:电子开发网4 W" T$ G4 I9 s" E5 x1 Whttp://www.9ddd.net15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电 压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤 波器。当RC<<T时,给出输入电压波形图,绘制两种电路的输出波形图。(未知)
文章来源:电子开发网' n) D" m" G( ' http://www.9ddd.net16、有源滤波器和无源滤波器的原理及区别?(新太硬件)
文章来源:电子开发网2 p5 V' 2 c6 i$ LB, o& lhttp://www.9ddd.net17、有一时域信号S="V0sin"(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),当其通过低通、 带通、高通滤波器后的信号表示方式。(未知)
文章来源:电子开发网2 I( @6 h$ l+ t& ~# }% i, @http://www.9ddd.net18、选择电阻时要考虑什么?(东信笔试题) 文章来源:电子开发网; }+ b0 j) P; `http://www.9ddd.net
19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管 还是N管,为什么?(仕兰微电子)
文章来源:电子开发网1 F/ A, T; b' d" }5 E) t5 whttp://www.9ddd.net20、给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题)
文章来源:电子开发网' t@; E; d3 W! Khttp://www.9ddd.net21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述 其优缺点。(仕兰微电子) 文章来源:电子开发网) xy9 V& A* L# Q/ GN& n3 Fhttp://www.9ddd.net
22、画电流偏置的产生电路,并解释。(凹凸) 文章来源:电子开发网# ^2 N3 l+ c2 e% `- _6 |6 m# Khttp://www.9ddd.net
23、史密斯特电路,求回差电压。(华为面试题) 文章来源:电子开发网) M! p( J- q/ L! P* # _9 O; fhttp://www.9ddd.net
24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....)(华为面试题)
文章来源:电子开发网5 n9 q6 V* h; F+ F) |; Q& X4 _http://www.9ddd.net25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)
文章来源:电子开发网- j; E8 Y" ^) Fhttp://www.9ddd.net26、VCO是什么,什么参数(压控振荡器?) (华为面试题) 文章来源:电子开发网: * l% ~B6 @C- H- _http://www.9ddd.net
27、锁相环有哪几部分组成?(仕兰微电子)
文章来源:电子开发网2 z) Z' ?6 @0 Vhttp://www.9ddd.net28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知) 文章来源:电子开发网m! b, A0 i1 `% Z% f% S0 F, Shttp://www.9ddd.net
29、求锁相环的输出频率,给了一个锁相环的结构图。(未知) 文章来源:电子开发网3 y: e$ @- l) X3 i) Q* dvhttp://www.9ddd.net
30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。(未知) 文章来源:电子开发网7 I% b1 w2 M5 Y/ 3 d- r. ~& mhttp://www.9ddd.net
31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线 无损耗。给出电源电压波形图,要求绘制终端波形图。(未知)
文章来源:电子开发网u- O* x4 e# c- Qhttp://www.9ddd.net32、微波电路的匹配电阻。(未知)
文章来源:电子开发网0 b/ ^+ n/ g) h# Whttp://www.9ddd.net33、DAC和ADC的实现各有哪些方法?(仕兰微电子) 文章来源:电子开发网; @* g# k8 P( e+ jhttp://www.9ddd.net
34、A/D电路组成、工作原理。(未知) 文章来源:电子开发网# A$ s! J% ~7 F$ X, i- vhttp://www.9ddd.net
35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就 不一样了,不好说什么了。(未知) 哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)
文章来源:电子开发网2 s8 a7 H8 n- x" xhttp://www.9ddd.net26、VCO是什么,什么参数(压控振荡器?) (华为面试题) 文章来源:电子开发网# K; f# # O# ^0 t6 Rhttp://www.9ddd.net
27、锁相环有哪几部分组成?(仕兰微电子) 文章来源:电子开发网2 i4 X9 T7 g2 Chttp://www.9ddd.net
28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知)
文章来源:电子开发网5 c- Q/ J" K" Hhttp://www.9ddd.net29、求锁相环的输出频率,给了一个锁相环的结构图。(未知) 文章来源:电子开发网7 r. D# w- C7 w; phttp://www.9ddd.net
30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。(未知) 文章来源:电子开发网. A, X5 W5 v) @n* U8 C. @) L$ fhttp://www.9ddd.net
31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线 无损耗。给出电源电压波形图,要求绘制终端波形图。(未知)
文章来源:电子开发网! c& x6 }6 W3 nhttp://www.9ddd.net32、微波电路的匹配电阻。(未知)
文章来源:电子开发网9 s5 |4 V# B6 _/ g% g) Rhttp://www.9ddd.net33、DAC和ADC的实现各有哪些方法?(仕兰微电子)
文章来源:电子开发网% x* k- l8 s$ l/ H. nhttp://www.9ddd.net34、A/D电路组成、工作原理。(未知) 文章来源:电子开发网2 {& @' c. b$ A; s3 tbhttp://www.9ddd.net
35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就 不一样了,不好说什么了。(未知)
文章来源:电子开发网Q% h4 `4 K; ibhttp://www.9ddd.net
文章来源:电子开发网& l- @$ E0 Z' @( Phttp://www.9ddd.net文章来源:电子开发网0 P4 c$ ]* U: h6 V9 Yhttp://www.9ddd.net
[转载]数字电路面试题集锦2007
文章来源:电子开发网2 ts) j9 T( l+ ]http://www.9ddd.net
文章来源:电子开发网4 ~' w( y% G% `0 fhttp://www.9ddd.net1、同步电路和异步电路的区别是什么?(仕兰微电子) 文章来源:电子开发网6 p6 _% ?- z* ]- m& whttp://www.9ddd.net
2、什么是同步逻辑和异步逻辑?(汉王笔试)
文章来源:电子开发网1 I" k2 k8 z0 I: N" Y9 n" Y1 whttp://www.9ddd.net同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 文章来源:电子开发网6 Z& r% P% |% R: E6 nhttp://www.9ddd.net
3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) 文章来源:电子开发网d: L3 A) @8 C2 Hhttp://www.9ddd.net
线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用 oc门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻。 文章来源:电子开发网' ^, c/ O; V* bKhttp://www.9ddd.net
4、什么是Setup 和Holdup时间?(汉王笔试)
文章来源:电子开发网1 ~; O2 o7 a: M6 Q0 s% l/ u- q; vhttp://www.9ddd.net5、setup和holdup时间,区别.(南山之桥)
文章来源:电子开发网9 X9 ?' k# n8 m: ?8 b* nhttp://www.9ddd.net6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知)
文章来源:电子开发网" y5 R+ `+ m1 I( fhttp://www.9ddd.net7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA
文章来源:电子开发网- G+ e) n5 l" shttp://www.9ddd.net2003.11.06 上海笔试试题)
文章来源:电子开发网6 o* h! ^% B+ z" ]) qhttp://www.9ddd.netSetup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发 器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。 保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time 不够,数据同样不能被打入触发器。
文章来源:电子开发网6 |' i0 p+ L, W& H0 S- b/ {http://www.9ddd.net建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信 号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现 metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时 间,那么超过量就分别被称为建立时间裕量和保持时间裕量。 文章来源:电子开发网% h9 h2 T2 h# i7 Ahttp://www.9ddd.net
8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微 电子) 文章来源:电子开发网. W' E% u# `4 4 u$ Thttp://www.9ddd.net
9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试) 文章来源:电子开发网) M2 }. _. Y" O: k, e3 e! j6 H* thttp://www.9ddd.net
在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
文章来源:电子开发网3 H+ j3 N3 Q; P& C$ M# nhttp://www.9ddd.net10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)
文章来源:电子开发网5 I8 ~) y9 R$ E% R) ?2 ~6 ahttp://www.9ddd.net常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。 文章来源:电子开发网/ P+ [0 R( O" j% B( J4 K. X5 ^/ N+ [http://www.9ddd.net
11、如何解决亚稳态。(飞利浦-大唐笔试) 文章来源:电子开发网! q& z$ ~; g9 o3 Y! y: Lhttp://www.9ddd.net
亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚 文章来源:电子开发网: _% U! d! m# ?6 ehttp://www.9ddd.net
稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平 文章来源:电子开发网0 [' R6 W2 ^6 h5 {8 n) c" H4 f( Ahttp://www.9ddd.net
上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无 文章来源:电子开发网J% B& O1 f7 h2 n0 P& m' q' y8 Dhttp://www.9ddd.net
用的输出电平可以沿信号通道上的各个触发器级联式传播下去。 文章来源:电子开发网/ u% B' p/ w' B4 b& jhttp://www.9ddd.net
12、IC设计中同步复位与 异步复位的区别。(南山之桥)
文章来源:电子开发网* M4 ?+ a/ I% c* T2 d( Whttp://www.9ddd.net13、MOORE 与 MEELEY状态机的特征。(南山之桥)
文章来源:电子开发网5 X6 E) H! P; A6 O1 E% w7 R& ?1 ?http://www.9ddd.net14、多时域设计中,如何处理信号跨时域。(南山之桥)
文章来源:电子开发网T5 s& R- v- m" ^" zhttp://www.9ddd.net15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试) 文章来源:电子开发网4 B2 F# Z, S5 k7 N# ahttp://www.9ddd.net
Delay < period - setup – hold 文章来源:电子开发网- I/ ^2 Q" }& d3 M$ F" r; N3 G$ }http://www.9ddd.net
16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延 文章来源:电子开发网& ~4 E% ~" P1 t6 c) [, Z" V: |6 Dhttp://www.9ddd.net
迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华 文章来源:电子开发网2 `" y4 ~+ V$ }2 i: `. T- y( fhttp://www.9ddd.net
为)
提醒:《数字电路问答数电面试题》最后刷新时间 2024-03-14 01:24:07,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《数字电路问答数电面试题》该内容的真实性请自行鉴别。