导读:目前正在解读《加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路》的相关信息,《加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路》的详细说明。

1、反相加法运算电路

加法运算电路能实现多个模拟量的求和运算。图1所示为一个3个输入信号的反相加法运算电路。

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路

图1 反相加法运算电路

根据“虚短路”和“虚断路”的原则,up=un=0。

节点N的电流方程为

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路 (1)
加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路 (2)

对上式整理得

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路 (3)

当RI1=RI2=RI3=R1

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路 (4)

当当RI1=RI2=RI3=RF

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路 (5)

平衡电阻R2=RI1//RI2//RI3//RF

2、同相加法运算电路

加法运算电路也可以采用同相输入的方式,图2是一个两个输入信号的同相加法运算电路。

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路
图2 同相加法运算电路

根据“虚断路”的原则,iI=iF,即加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路,整理得

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路 (6)

根据“虚断路”的原则,节点P的电流方程为i21+i22=0,即加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路,整理得

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路 (7)

根据“虚短路”的原则,up=un。并结合式(6)和式(7)得

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路 (8)

从而

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路 (9)

若R21=R22=R1=RF,则uo=ui1+ui2

为了提高电路的共模抑制比和减小零漂,一般要求R21//R22=R1//RF

3、减法运算电路

减法运算电路如图3所示,同相和反相输入端都有信号输入,则称为差动输入运算电路。

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路
图3 减法运算电路

分析减法运算电路用叠加原理比较简单,图4(a)和图4(b)分别是输入信号ui1和ui2单独作用时的电路。

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路
图4 运用叠加原理的减法运算电路

由图4(a)可知,ui1单独作用时电路为反相比例运算电路,输出电压为

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路 (10)

由图4(b)可知,ui2单独作用时电路为同相比例运算电路,由于电阻R3的分压作用,使同相输入端电位加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路,所以输出电压为

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路 (11)

因此,ui1和ui2同时作用的输出电压为

加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路 (12)

当R1=R2、R3=RF时,加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路

当R1=R2=R3=RF时,加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路

提醒:《加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路》最后刷新时间 2024-03-14 01:24:15,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《加减运算电路_反相加法运算电路_同相加法运算电路_减法运算电路》该内容的真实性请自行鉴别。