硬 件 抗 干 扰 技 术

来源:本站
导读:目前正在解读《硬 件 抗 干 扰 技 术》的相关信息,《硬 件 抗 干 扰 技 术》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《硬 件 抗 干 扰 技 术》的详细说明。
简介:电源系统包含低压辅助电源和主电源。低压辅助电源是指DSP及其相关的接口电路所的+5 V,土12 V,和IPM驱动电路的4组+15 V隔离电源。主电源是指用于电机驱动可调速的AC/DC/AC电源,他与低压辅助电源相互隔离,不共地。

1. 电源系统的电磁兼容设计

电源系统包含低压辅助电源和主电源。低压辅助电源是指DSP及其相关的接口电路所的+5 V,土12 V,和IPM驱动电路的4组+15 V隔离电源。主电源是指用于电机驱动可调速的AC/DC/AC电源,他与低压辅助电源相互隔离,不共地。电源系统采用的抗干扰措施有:

(1)电网输入的交流电应加EMI抑制滤波器,即由共态扼流圈L,电容C,电阻R组成的低通滤波器。他不仅能防止电网的串模、共模干扰信号进入电源,而且还有效地防止系统本身产生的干扰进入电网,有利于环保。

(2)IGBT大电流通断时,电路中伴有电压性和电流性的浪涌,由于du/dt,di/dt很大,故浪涌干扰信号的高频成分很高,在IPM电源输入端应并联小容量的高频电容,以消除寄生振荡。

(3)功率输入输出电源连接线采用绞线连接,这样能减小环路的电流产生电磁场的辐射。

(4)低压与高压利用互感器、光耦信号和地线隔离,以阻断共模干扰。按电源输出的干扰的持续时间Δt的不同来选择抑制对策;

Δt>1 s属于过电压、欠电压,停电干扰。采用不间断电源(UPS)和稳压的办法抑制;

Δt>10 ms属于浪涌、下陷、降出干扰,这类干扰电压的幅度大、变化快,不是烧坏系统就是形成振荡,需要用快速响应的浪涌吸收器、电压瞬态抑制二极管(TVS)来防止;

Δt为微秒级,属于尖峰电压干扰,由于持续时间短,一般不会烧坏系统,但能破坏DSP的源程序的运行,使逻辑功能混乱,信号线应远离干扰源和加屏蔽;

Δt为纳秒级,属于射频干扰,对DSP和数字信号的危害不严重,一般在IC的电源输入端加高频去耦电容即可。

2. 接口电路的抗干扰措施

DSP的外围电路工作方式各不相同,速度也各有快慢,信息的交换受DSP数字信号处理器的控制。各种任务均由接口去完成,接口信号受到干扰将影响到系统的控制结果。接口的干扰又来自其相连接的传输线,包含了印制板的电路线设计和电路板与电路板间的连接。电路板与电路板间的连接最常用的传输线有扁平电缆、双绞线和同轴电缆等,从抗干扰的角度看,双绞线是一种抵抗电磁干扰性能较好的传输线,其相交的回路中两线的往返电流感应作用相抵消,因此作用距离达10 m,用于电源的输出和输入部分。DSP产生的PWM控制信号作用于IPM,采用光耦隔离,因为光耦的共模抑制比很高,有效地防止了控制电路和PWM变换器间的共模干扰。

3. 总线的抗干扰措施

(1)采用三态门式的总线提高抗干扰能力。由于DSP总线的直流负载能力有限,如果不够,就需要通过缓冲器再与芯片相连接;

(2)总线上数据冲突的防止措施:CPU与随机存储器的连接是由总线收发器通过内部双向数据总线实现的,内部数据总线上会在某瞬间产生冲突,解决方法是缩小随机存储器存取数据的时间即缩小选通时间;

(3)克服总线上瞬间不稳定的措施:当两个相位相反的控制信号在时间上存在偏差时,一个由低电平变为高电平,而另一个还来不及由高电平变为低电平,两个均是高阻状态,这一瞬间如果总线的负载是TTL电路,他将因自身的泄漏电流使总线电压不稳定;若负载全是CMOS或NMOS,则有几百兆欧的断开状态,很容易耦合干扰。用上拉电阻连接到电源,使总线在此瞬间处于高电位,这样增强了总线的抗干扰能力。其上拉电阻常选择1Ω。

4. 功率输出的电磁兼容设计

功率输出部分是由IPM、驱动电路和泵升电路组成的电源变换器。运用PWM算法,DSP产生的6组PWM信号通过光电耦合器的隔离传输,再通过IPM驱动电路控制IPM内部的IGBT开关工作。直流电源端加吸收电容,可以抑制开关噪声。在系统设计中应保证低压控制电路尽可能地远离功率电路,以保证低压地信号不受到电磁幅射和耦合。

5. 印制电路板抗干扰措施

实践证明,印制电路板的设计对抗干扰和保证系统的工作稳定有重要影响。印制电路板加电后,印制线上的电流将产生电磁波辐射到空间,电路中的高速元件、晶体振荡器等器件也将产生电磁辐射。在高速处理的数字系统中,当2倍的延迟时间大于脉冲的上升沿或下降沿时,印制电路板中的数字信号传输线应当按分布参数的传输线的要求考虑匹配,如一般转换速度较快的TTL电路,印制线长度大于10 cm以上时就要加终端匹配措施。COMS电路的转换速度比较慢,印制线长度可放宽5~6倍。根据电磁辐射模型公式:

E=263×10-6(f2AI)/r

式中:E为印制电路板空间r处的辐射场强;f为印制电路板上的工作电流的频率;A为印制电路板上的环路面积;I为印制电路板上的电流。

由上式可以看出,减小f,A,I均可以降低印制电路板上的电场发射。为了更好地抑制干扰,印制电路板的设计中应考虑以下一些问题:

(1)布线原则:数字信号线和模拟信号线分开,强弱信号分开,直流电源线正交,发热元件应远离集成电路,磁性元件要屏蔽,每个IC芯片的电源端对地端要有去耦电容,引线要短;

(2)印制板的大小应适中,逻辑元件相互靠近,与易产生干扰的器件远离。印制电路板的接地线应尽量宽,这不仅仅是因为能减少损耗,而且也能减少线的电感分量,从而减小共模干扰。如果是双层布线或多层布线时应遵循电源和地为中间层、顶层和底层的电线相互正交,尽量少走平行线。

(3)印制电路板上电源输入端跨接10~100μF的电解电容,对易受电路中干扰信号影响和有暂态状陡峭变化电流的器件,其与地之间接入高频特性好的去耦电容,如RAM,ROM芯片动作时电流变化大,应在每片的电源端加O.01μF的陶瓷电容以旁路高频。

提醒:《硬 件 抗 干 扰 技 术》最后刷新时间 2024-03-14 01:12:07,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《硬 件 抗 干 扰 技 术》该内容的真实性请自行鉴别。