小梅哥和你一起深入学习FPGA之数码钟(上)

来源:本站
导读:目前正在解读《小梅哥和你一起深入学习FPGA之数码钟(上)》的相关信息,《小梅哥和你一起深入学习FPGA之数码钟(上)》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《小梅哥和你一起深入学习FPGA之数码钟(上)》的详细说明。
简介:实现数码时钟的功能,要求能够进行24时制时、分、秒的显示,并能够通过按键调整时间。

一、实验目的

实现数码时钟的功能,要求能够进行24时制时、分、秒的显示,并能够通过按键调整时间。

二、实验原理

通过对系统时钟进行计数,获得1S的标准信号,再以该信号为基础,进行时、分、秒的计数,通过数码管将该计数值显示出来,即可实现数字钟的功能。同时可以使用独立按键对时、分、秒计数器的初始值进行设置,即可实现时间的设定。

三、硬件设计

本实验硬件电路简单,用到了8个数码管和4个独立按键。硬件电路如下:

小梅哥和你一起深入学习FPGA之数码钟(上)

3-1数字钟电路

四、架构设计

本实验设计架构模块较多,下图为数字钟的架构:

小梅哥和你一起深入学习FPGA之数码钟(上)

4-1数字钟实验模块组织结构图

由图可知本实验有16个输出端口和6个输入端口,各端口的意义如下

小梅哥和你一起深入学习FPGA之数码钟(上)

提醒:《小梅哥和你一起深入学习FPGA之数码钟(上)》最后刷新时间 2024-03-14 01:19:24,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《小梅哥和你一起深入学习FPGA之数码钟(上)》该内容的真实性请自行鉴别。